免费咨询热线
177-5963-5229注释1。Reset启用该内存空间的解码器
映射,以便它将解码地址空间
$FF800000-$FF9FFFFF和$00000000-$003FFFFF。的
在DRAM之前,必须在MC2芯片中禁用解码0
启用。通过“DRAM Control”使能DRAM
表1 - 4。400/500系列MVME172本地总线内存映射
地址范围设备
访问
港口
宽度尺寸
软件
缓存
抑制
注意(s)
可编程DRAM板载D32 4mb - 16mb N 2
可编程SRAM D32 128KB-2MB N 2
可编程VMEbus
A32 / A24
D32/ d16——?4
可编程IP_a内存D32-D8 64KB-8MB ?2、4
可编程IP_b内存D32-D8 64KB-8MB ?2、4
可编程IP_c内存D32-D8 64KB-8MB ?2、4
可编程IP_d内存D32-D8 64KB-8MB ?2、4
$FF800000 - $FF9FFFFF闪存/PROM D32 2MB N 1,5
$FFA00000 - $FFBFFFFF PROM/Flash D32 2MB N 6
$FFC00000 - $FFCFFFFF未解码- 1MB N
$FFD00000 - $FFDFFFFF未解码- 1MB N
$FFE00000 - $FFE7FFFF SRAM默认D32 512KB N——
$FFE80000 - $FFEFFFFF未解码- 512KB N
$FFF00000 - $FFFEFFFF本地I/O D32-D8 878KB Y 3
$FFFF0000 - $FFFFFFFF VMEbus a16d32 /D16 64KB ?2、4
工匠技术集团-质量仪器…保证| (888)88-SOURCE | www.artisantg.com
内存映射
http://www.mcg.mot.com/literature 1-13
1
寄存器地址为$FFF42048,位24。舞会/ Flash是
在低地址空间禁用PROM控制
寄存器地址$FFF42040,位20。
2. 这个区域是用户可编程的。DRAM和SRAM
解码器编程在MC2芯片中
本地到vmebus解码器在
VMEchip2,并将IP内存空间编程在
IP2芯片。
3.尺寸是近似的。
4. 缓存抑制取决于区域映射中的设备。
5. PROM和Flash的大小由MC2芯片ASIC
从8位私有总线到32位MPU本地总线。
因为设备大小小于分配的内存
地图大小为某些条目,设备内容重复为
这些条目。
如果安装了跳线GPI3,则可以访问Flash设备。如果
GPI3未安装,PROM被访问。
6. Flash和PROM的大小由MC2芯片ASIC
从8位私有总线到32位MPU本地总线。
因为设备大小小于分配的内存
地图大小为某些条目,设备内容重复为
这些条目。
如果安装了跳线GPI3, PROM被访问。如果GPI3是
未安装,则访问Flash设备。
7. 这些区域不会被解码,除非其中一个
可编程解码器被初始化为解码这个空间。
如果它们未被解码,则对该地址范围的访问将被解码
生成本地总线超时。本地总线定时器必须为
启用。以上翻译结果来自有道神经网络翻译(YNMT)· 通用场景
MOTOROLA MVME187-001B 文章出自http://www.shenzcx.com/